Veuillez utiliser cette adresse pour citer ce document :
http://dspace1.univ-tlemcen.dz/handle/112/13234
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | BOUDAOUD, Abdelkrim | - |
dc.contributor.author | BEDJAOUI, Malik | - |
dc.date.accessioned | 2018-10-17T11:02:07Z | - |
dc.date.available | 2018-10-17T11:02:07Z | - |
dc.date.issued | 2018-06-25 | - |
dc.identifier.citation | salles des thèses | en_US |
dc.identifier.other | MS-004 | - |
dc.identifier.uri | http://dspace.univ-tlemcen.dz/handle/112/13234 | - |
dc.description.abstract | SysML est un langage de modélisation des systèmes rapidement émergeant comme une norme de facto utilisée pour les spécifications logicielles, les diagrammes de séquence SysML fournissent une technique graphique pour modéliser et décrire les comportements logiciels. Cependant, les diagrammes de séquence ne permettent pas d'analyser et de vérifier automatiquement les comportements logiciels dû au manque de sémantique rigoureuse. Pour assurer la fiabilité des systèmes logiciels, une description du comportement et une approche de vérification formelle sont proposées dans ce projet, en utilisant le diagramme de séquence SysML et un modèle d'automate. Premièrement, une relation complète est établie entre le diagramme de séquence et le réseau d'automates temporisés à partir de certaines règles de transformation. Ensuite, suivant la base des règles prédéfinies, la transformation du modèle sera établie. La vérification formelle peut être ensuite effectué pour vérifier les propriétés du domaine basées sur le langage TCTL comme étant une logique expressive non ambiguë avec un vérificateur de modèles automatisés (UPPAAL). Notre proposition comble le fossé entre la modélisation semi-formelle et la modélisation formelle logiciel, afin d’avancer l’étape de vérification le plus tôt possible dans le cycle de développement des systèmes hétérogène. Notre approche a été illustrée avec une étude de cas d’ATM. | en_US |
dc.language.iso | fr | en_US |
dc.publisher | 17-10-2018 | en_US |
dc.subject | SysML, Diagramme de Séquence, Vérification Formelle, Automate Temporisé, transformation de Modèle, UPPAAL. | en_US |
dc.subject | SysML, Sequence Diagram, Formal Verification, Timed Automata, Model Transformation,UPPAAL. | en_US |
dc.title | Vers une approche combinant SysML et Model Checking pour la vérification formelle des propriétés dynamiques. | en_US |
dc.type | Thesis | en_US |
Collection(s) : | Master MID |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
Vers-une-approche-combinant-SysML-et-Model-Checking.pdf | CD | 3,21 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.